Taller Circuito De Polarizacion Estabilizado En Emisor

  • April 2020
  • PDF

This document was uploaded by user and they confirmed that they have the permission to share it. If you are author or own the copyright of this book, please report to us by using this DMCA report form. Report DMCA


Overview

Download & View Taller Circuito De Polarizacion Estabilizado En Emisor as PDF for free.

More details

  • Words: 182
  • Pages: 2
SERVICIO NACIONAL DE APRENDIZAJE –SENA REGIONAL DISTRITO CAPITAL CENTRO DE ELECTRICIDAD, ELECTRONICA Y TELECOMUNICACIONES MANTENIMIENTO ELECTRONICO E INSTRUMENTAL INDUSTRIAL

PAG 1 DE 2

TALLER 1 OBJETIVO: Verificar el análisis de circuitos de polarización estabilizados en emisor con transistores BJT en DC. Analizar los siguientes circuitos de polarización en emisor con transistores BJT en DC. Corroborar los valores teóricos en un simulador de circuitos. 1. La configuracion de polarizacion en emisor de la Figura 1, tiene las siguientes especificaciones: ICQ=4mA, VC=18V y β=110. Determinar RC, RE y RB.

Figura 1

2. La configuracion de polarizacion en emisor de la Figura 2. Determinar IBQ, ICQ, VCEQ, VRC, VRE, VRB, VB, VC, VBC y VE.

Figura 2

SHIRLEY RODRIGUEZ INSTRUCTORA C.E.E.T SENA

Bogotá, D.C. 2009

SERVICIO NACIONAL DE APRENDIZAJE –SENA REGIONAL DISTRITO CAPITAL CENTRO DE ELECTRICIDAD, ELECTRONICA Y TELECOMUNICACIONES MANTENIMIENTO ELECTRONICO E INSTRUMENTAL INDUSTRIAL

PAG 2 DE 2

3. La configuracion de polarizacion en emisor de la Figura 3. Determinar IBQ, ICQ, VCEQ, VRC, VRE, VRB, VB, VC, VBC y VE; utilizando el transistor 2N3904.

Figura 3

SHIRLEY RODRIGUEZ INSTRUCTORA C.E.E.T SENA

Bogotá, D.C. 2009

Related Documents