FLIP-FLOP Flip Flop merupakan pengaplikasian gerbang logika yang bersifat Multivibrator Bistabil. Dikatakan Multibrator Bistabil karena kedua tingkat tegangan keluaran pada Multivibrator tersebut adalah stabil dan hanya akan mengubah situasi tingkat tegangan keluarannya saat dipicu (trigger). rangkaian Flip-flop pada umumnya dapat dibagi menjadi beberapa jenis, yaitu S-R Flip-flop, D Flip-flop, T Flip-flop dan JK Flip-flop. 1. S-R Flip-flop Merupakan singkatan dari “Set” dan “Reset” Flip-flop Terdiri dari dua masukan (input) yaitu S dan R Mempunyai dua keluaran (output) yaitu Q dan Q’ Umumnya terbuat dari 2 gerbang logika NOR ataupun 2 gerbang logika NAND Operasinya disebut transparent latch, karena bagian outputnya akan merespon input yang diberikan (latch) atau mengingat input tersebut
Tabel ps/ns rangkaian SR-FF dari gerbang Nor
Tabel ps/ns rangkaian SR-FF dari gerbang Nand
Tabel eksitasi SR-FF
Clocked SR-FF Positive-edge triggered SR-FF S 0 0 1 1
R 0 1 0 1
CLK OUT ↑ Hold ↑ 0 ↑ 1 ↑ unused
Negative-edge triggered SR-FF
S 0 0 1 1
R 0 1 0 1
CLK OUT ↓ Hold ↓ 0 ↓ 1 ↓ unused
2. JK-Flip-Flop Terdiri dari dua masukan (input) yaitu J dan K Mempunyai dua keluaran (output) yaitu Q dan Q’ Kelebihan JK Flip-flop adalah tidak adanya kondisi terlarang atau yang berarti di beri berapapun inputan asalkan terdapat clock maka akan terjadi perubahan pada keluarannya / outputnya.
Tabel ps/ns dari JK-FF
Tabel eksitasi dari JK-FF
3. D Flip-flop Merupakan modifikasi dari S-R Flip-flop yaitu dengan menambahkan gerbang logika NOT (Inverter) dari Input S ke Input R
D Flip-flop hanya mempunyai satu Input yaitu Input atau Masukan D
Tabel eksitasi D-FF
4. T Flip-flop Flip-flop merupakan bentuk sederhana dari J-K Flip-flop. Kedua Input J dan K dihubungkan sehingga sering disebut juga dengan Single J-K Flip-Flop. Berikut ini adalah diagram logika T flip-flop.
Tabel eksitasi T-FF