Uoc Tda9570h_n1

  • November 2019
  • PDF

This document was uploaded by user and they confirmed that they have the permission to share it. If you are author or own the copyright of this book, please report to us by using this DMCA report form. Report DMCA


Overview

Download & View Uoc Tda9570h_n1 as PDF for free.

More details

  • Words: 6,784
  • Pages: 41
-r

cce

'f

j

.J

3\.'3

l ~"-i

{

,r-1

I'±']_ I

l_._.__

I

I 111

I 11

DECAT -Departamento Central de Assistência Técnica

"'t-,._

~

I

~

Todos os direitos reservados. Nenhuma parte desta edição pode ser utilizada ou reproduzida, por qualquer meio ou forma, seja mecânico, eletrônico, fotocópia, gravações, etc., nem apropriada ou estocada em sistema de banco de dados, sem expressa autorização da CCE da Amazônia SI A.

CCE da Amazônia SIA DECAT - Departamento Central de Assistência Técnica Setor de Literatura e Treinamento Técnico Instrutor Técnico - Evely S. Repelle J a Impressão Dezembro/2003 Tiregem 1.600

,..

INTRODUÇÃO

Com esta obra o Departamento Central de Assistência Técnica DECA T através do Setor de Literatura e Treinamento Técnico deseja atingir as expectativas dos postos Autorizados e fornecer um Manual Técnico contendo informações e aplicações dos circuitos utilizados pelos produtos produzidos pela CCE da Amazônia SI A que, se desenvolvidas e praticadas, poderão guiar e ajudar todos os técnicos que com um pouco de dedicação e treino poderão solucionar suas dificuldades.

INDÍCE

PÁGINA

I. 13.

16. 19. 18.

I

12. 10. 9. 8. 6. 11. 5. 14. 2. 4. 7. 3. h) d) c)

Si nlon izador. a)

15. ]8.1 18.5 18.4 19.2 ItU 19.1 17.3 17.2 ]8.2 17.1 18.6 ]8.10 18.9 18.8 19.4 19.3 18.7 15.1 17. 19.7 19.6 ]9.5

.

Ampl iricador dc FI V ídeo composto Áudio Chaveamento das cntradas Processamento de lumi nânci a Processamento de crominância Processamento de RGB Horizontal Vertical

. . . . . . . . .

M icroprocessador. Portas 110 do microproccssador Open drain PlIsh-Pull. QlIasi-hidircct ional High impedancc AI imentações, terras c dcsacoplamcnlo Di agrama hlocos M icroprocessador FI de vídco e áudio Filtros I chavcs + decodiJ'icador Sincronismo H I V + Geometria Processamentoe controlc de YUV I RGB Tabela de tensõcs Tabela vcrdade Descrição dos lermi nais Menu de serviço Como enlrar no MENU de SERViÇO Descrição dos REGISTRADORES Con siderações Formas de ondas Saída vertical Saída horizontal (Hout) Sincronismo horizontal (HSINC) Si nal de vídeo composto BLK current Saída RG B Osci 1ador Sinal de data (SDA) e clock (SCL) Controle de volume Condições de mediçõcs Fonte de alimcntação Diagrama cm hloco da J'ontc Entrada da rcde AC Fi Itro de 1i nha Ci rcu ito ret iricador Circuito de partida Ci rcui [o snuhber. Circuito de controle da fonte 19.7.1 Gerador de tensão de referência 19.7.2 Osci Iador 19.7.3 Sensor de corrcnte 19.7.4 Foto acopl ador. 19.7.5 Saída PWM

. .

1

2 3 4 6 7 7 8 9 11.

I .') 14

. . . . . .

14 14 14 16 17

. . . . . .

IX

19

20 21

22 23

. . .

24 24 25

. . . .

25 26 27

28 . . . . . . . . . .

.

:

14

. . . . . . . . . . . .

2::l

29

30 30 30 31 31

32 32 33 33 33 34 34 35 35 36 37 37

37 39

40 40

/'"

Circuito de chaveamento Trans formador chopper. Con rigura<,:ão dos termi nais Fi Itm de saída

. . . .

19.12.1

Ampl iricador de erro Componentes utilizados UC3842B

. . .

A . B . C. 19.12.2

Descri<,:ão runcional Descri<,:ão dos terminais Configura<,:ão dos terminais CI TL43 I

19.8 19.9

19.9.1 19.1 () 19.11

19.12

20.

20.1

20.2.1

21. 21.1

21.2 21.3 21.4 21.5 21.6 21.8 21.9 21.10 21.11 21.12 22. 23.

25.

24.2

. . . . . .

. . . . .

Circuito integradü TEA 1533A T. Características do CI TEA 1533A T..

20.2.2 Descri<,:ão dos termi nais 20.2.3 Conrigura<,:ão dos termi nais 20.2.4 Diagrama em bloco Fonte utilizando TEA 1507

. .

Circuito de partida Saída PWM e chaveamento Start sofl e sensor de corrente

. . .

Alimentação e sensor de desmagnetiza<,:ão Amplificador de erro e foto acoplador. Fi Itm de saída Tabela de tensões no CI TEA 1507 Simulação de del"cito Arvore de del"citos Televisor não liga (I) Fonte não osci Ia

. . . .

24.1 24.1.1 24.1.2 24.2.1 24.2.2

I'--~-------------------------

li

47 47 47 47 48 48 48 48 49 49 50 50 50 51

52

. . . . .

Circuitos

47

51

.

Diagrama em bloco da fonte Entrada da rede AC. Fi Itro de linha Ci rcu ito ret ificador.

Fonte não regula Televisor não liga (2) Televisor não liga e fonte Ok (I) Televisor não liga e fonte Ok (2) V ert ical Vertical (continuação) Sem áudio (televisor mono) Sem áudio (televisor estéreo) Sem áudio (televisor esléreo - continuação) integrados processadores de áudio Circuito inlegrado TDA 9850 Con figu ração dos termi nai s Descrição dos termi nais Circuito integrado TDA9855 Con figuração dos tenninais Descrição dos terminais Digrama em bloco de um televisor. Numeração de componentes

44 44 46 46 46 46

. . . .

A . Descri<,:ão rullcional B . Descri<,:ão dos terminais C. Configura<,:ão dos terminais Outras fontes de ai imenta<,:ão Circuito integrado TEA 15(J7 Características do Cl TEA ISO? 20.1.1 20.1.2 Descri<,:ão dos terminais 20.1.3 Con rigura<,:ão dos termi nai s 20.1.4 Diagrama em bloco

20.2

24. 26.

em fontes chaveadas

42 43

. .

52 52

53 53 54 54 55 56 5x

62 63 63 73

. .

7.1

. . . . . . . . .

75

.

74 76 77

n 79 XO Xl

82 " o O~)

X4

. . . . . . . .

X4

x4

84 85 85

l\5 86 87

r

1.

Sintonizador

o

sintonizador de canais recebe os sinais captados pela antena e sua função é selecionar, amplificar e gerar o sinal de FI de 45,75MHz. Este sintonizador pode sintonizar até 181 canais: VHF, UHF e Cabo. Sendo 68 canais AR (do canal 2 ao 69) e 113 canais de Cabo. no pin.o...9. Deve ser alimentado por uma tensão de @J no p.ino...7e com uma tensão de ~ que será utilizada internamente para g.emr a tensão de sintonia (~). A self.ç::in de canais é feita pelo r.ni~roprocessador através da linha de comunicação l~C, (SOA-e-SCL). O plno...1 do seletor de canais é o controle automático de ganho (AG.C).,que tem como finalidade manter o sinal de saída do seletor de canais sempre com o mesmo nível independente do canal sintonizado. A saída de sinal dQ FI do seletor de canais é feita através do ~ino 1-1. Segue abaixo a figura 1 com a Ilustração do Sintonizador de canais.

Fig.1 É possí'lQI utilizar sQletores dadv'Qrsas seguintes pontos. a) O valo!-dos--r:es-istmes-de-p~ figura 2.

marc~s. sendo necessário apenas observar os (PuIl11p) da linha

12C

(SOA e SCL). Conforme a

SOA

R701 100R

R704 ' 4K7 5V

Fig.2

-

,

-

o

b) valor do protocolo do se/etor. A tabela a seguir indica os \lalores dos resistores de PIIII Up J3ara rlivArsos sintorlizadores, bem como seu devido protocolo. MARCA Philips Sanyo Samsung

SIN.JONIZAoa I R703 I R704 2K2n 4K7n 4K7n 1115 B - 8095AS 5K6n n~-ECC1040 P26 C-- "5K6n -, 4K7n

Obs: Para a m1ld:mç::l do protocolo do se/etor verifique o item Menl( manual.

2.

tipOS-de

riA

Serviçp deste

Amplificador de FI

Após o seletor de canais selecionar o canal desejado, o sin::ll de FI é er':l"iado ao fil.tI:o.. SAW (Surface Acoblstic Wave) que terá a função de at€muar a freqüência do CaAal arlj:lCAntA SI JrArior e inferimo Em seguida o sinal é aplicado ao pino 18 e 19 do TDA9570 que ira processar este sinal internamente gerando o controle de AGC e enviando também o sinal de FI aos seus blocos internos responsáveis pela demodulação de áudio e vídeo. A figura 3 ilustra os blocos responsáveis por este processamento.

LOCK

NA NB

.....................•

I'IHZ"U

't Fig.3

AGe.

~

MOD

AGe 1

~ ~.

- 2"

,

.

Notamos que alguns blocos internos ao TDA9570 possuem indicação de uma seta, isto significa que este bloco pode ser ajustado, de alguma forma, pelo modo de serviço. Exemplo: IF amplifier

~ IFS ~~~~~~\

Tabela IFS

!

O1

Pino 18, 19

I

I reduced IF SENSITIVITY Normal

IFNI, IFN2

IF vídeo input

Estes são os pinos de entrada do sinal de FI e não necessitam de nenhum tipo de acoplamento com o filtro SAW.

Pino 22

AGCOUT

Tuner AGC output

Este é um pino de saída usado para controlar o ganho do sintonizador (AGC). Esta saída é do tipo coletor aberto por isso necessita de um resisto r de Pull up.

Pino 35

PLLlF

PLL loopfilter

A configuração padrão para o loopfilter é um resitor de 390Q e um capacitor de 1OOnFem serie para terra. Essa configuração é escolhida para que o PLLlF seja travado rapidamente. Pino 36

SIFAGC

SIF AGe

Neste pino é conectado o capacito r de AGC e o melhor valor para este capacitor é de 2,2!-tF.

3.

Vídeo composto

o sinal do amplificador

de FI é aplicado ao bloco demodulador de vídeo onde será feita a detecção do vídeo composto. O vídeo composto é amplificado e enviado ao pino 38 do TDA9570. O sinal de vídeo composto que sai do pino 38 é aplicado a uma armadilha de 4.5MHz para eliminar a sub-portadora de áudio deixando passar somente a LUMINÂNCIA e a CROMINÂNCIA que irá retomar ao TDA9570 através do pino 40. A figura 4 mostra o caminho do sinal nesta etapa.

-3-

R202

II R204

.

IFOUTISVO

n~

.oloctedCVBS ~

from Filterslswftehe, ~8V

vswl

I ~

t

R201

cVBs.ll40

n

R203A~~

FigA

Pino 38

IFOUTI SVO

IF vídeo outl selected vídeo out

Este pino é a saída de vídeo composto que irá passar pela armadilha de 4.5 MHz.

4.

Áudio

Do bloco amplificador de FI vem o sinal que é aplicado ao bloco demodulador de áudio onde será filtrada sub-portadora de áudio. A sub-portadora de 4.5MHz é enviada ao bloco detetor de áudio (FM), após ser detectado o áudio proveniente do detetor é aplicado ao bloco pré-amplificador. Do amplificador o áudio é aplicado ao bloco chaveador que tem a função de selecionar qual a fonte de áudio que será enviada a saída, este bloco seleciona entre o áudio dos canais e o áudio proveniente das entradas A V1 e AV2. O áudio selecionado é enviado ao bloco A VL que tem a função de diminuir temporariamente, ao trocar de canal, a diferença de volume de áudio que existe de uma emissora para outra, e também minimiza o efeito desagradável causado pelos comerciais que são transmitidos com o volume do áudio muito mais alto do que o da propaganda normal. O áudio proveniente do bloco A VL é enviado a um bloco amplificador com controle de volume, que após ser amplificado e ter sua amplitude controlada é enviado ao pino 48 que é a saída de áudio do TDA9570. A figura 5 mostra o caminho do sinal nesta etapa.

- 4-

"'--....~-----------------------------------------~-----------------------------------

H H

H

DECSOEM SNDPLL

32

33" AUDEEM

t

I

---+- FM ,UMHz

+-

-

291 AUOI03

+-

+-

+-

-

•• AUDOUT

10

,.

Ave

AUCI02

Fig.S

Pino 26

SNDPLL

Sound PLL Loop Filter

O componente ligado a este pino tem a função de configurar a largura de faixa do filtro PLL.

DECSDEM

Pino 32 Este pino

é o de-emphasis

Pino 33

Sound decoupling

e serve como um filtro passa baixa.

AUDEEM

Audio de-emphasis

Este pino é responsável pelo tempo de de-emphasis e requer um capacitor ligado a terra para definir esta constante.

Pino 28, 29

AUDI02, 3EEM

External áudio input

Duas fontes de entradas de áudio externas podem ser conectadas a estas entradas através de um capacito r de acoplamento. São utilizadas como entrada de áudio das entradas A V1 e AV2.

- 5

l>"

"

Pino 15

AVL

Automatic volume leveling

A constante de tempo do AVL é determinada pelo capacitor que esta ligado a este pino. O circuito de A VL tem a função de diminuir temporariamente, ao trocar de canal, a diferença de volume de áudio que existe de uma emissora para outra, e também minimiza o efeito desagradável causado pelos comerciais que são transmitidos com o volume do áudio muito mais alto do que o da propaganda normal. O AVL pode ser desabilitado através do Menu (usuário).

Combifilter output I SIFinput

REFOI SNDIF

Pino 27

Este pino tem três funções diferentes. I. Combfilter reference output carrier 11.2nd SIF input li\. Switching output. Em nosso produto este pino não é utilizado.

Pino 48

AUDOUT

Volume controlled output

Este pino é a saída de áudio com amplitude controlada para os televisores Mono e saída de áudio composto com amplitude constante para televisores estéreo.

5.

Chaveamentodas Entradas

Nesta etapa o circuito integrado irá selecionar a entrada desejada. O bloco de chaveamento de entradas é comandado pelo bloco microprocessador do CI. A figura 6 ilustra esta etapa.

lDf'

}

-~

>$yItHl

.'.

··m'~··'~ ..... .. '"' - '~'~ Il:'"

I

g:: ""

Fig.6

- 6·

Pino 40, 42, 44

CVBS1, CVBS2, Y/CVBS3

CVBS inputs

o

Estes pinos são entradas de sinal, onde pino 40 é o pino que recebe o sinal de vídeo composto dos canais e os pinos 42 e 44 são utilizados como entrada de sinal A V1 e A V2.

Chroma

Pino 45

Chroma input

Este pino pode ser utilizado como entrada de croma.

Pino 47, 49

CVBS10,IFV02

CVBS outputs

Estes pinos são saídas de sinal, sendo que no pino 47 pode-se selecionar o sinal desejado e o pino 49 é uma saída que mostra o sinal do pino 40.

6.

Processamento de Luminância

Após ser selecionado o sinal é enviado ao bloco de atraso de luminância, passando em seguida pela armadilha de croma e após este sinal ser amplificado é enviado ao circuito de processamento e controle de YUV/RGB. A figura 7 ilustra esta etapa.

no burst

(automodo)

Ylnt to YUV I RGB procn.lng & control

Fig.7

7.

Processamento de Crominância

Após ser selecionado o sinal é enviado ao bloco amplificador de crominância e em seguida é feita a decodificação de croma (Pal-M, Pal-N, NTSC-M e Pai B/G). Após a decodificação o sinal é enviado ao bloco de processamento e controle de YUV/RGB. O sistema Pal-B/G só esta disponível pela entrada AN. A figura 8 ilustra esta etapa .

. . 7·

HUE. CM3 ••CMO

litifrom mlcroprocellor

. REFOto IF vldeo & lound

ACC

(U/3.6MHz) ACL

ACL

BandplIl Chroma

( PAI. / NTSC

)

Fig.8

8.

Processamentode RGB

o

bloco de seleção de entradas (YUV int. / ext. selection) irá selecionar entre o sinal RGB externo ou o RGB interno (gerado nos blocos de luminância e crominância) o sinal selecionado será processado e é enviado aos pinos de saída RGB (pinos 56/57/58). Nota-se que o controle de brilho, contraste e saturação são feitos nesta etapa do circuito. A figura 9 ilustra esta etapa.

Dt/Pb/Uioo

..

I

IIWNI

Fig.9

- 8-

•....•

Pino 50

INSSW2

Insertion

input

A tensão neste pino e o bit IE2 da linha 12C determinam selecionada, YUV1NT ou RGB2 / YPbPr / YUV .

qual entrada esta sendo

Pino 51, 52, 53

RGB2/ VPbPr / VUV input

São pinos de entrada para sinal do tipo RGB2 / YPbPr / YUV. A seleção externa deste sinal é feita através dos bits YUV1 e YUVO, conforme tabela a seguir. 1utilizadoSELECAO YUV1 Não Selecionada a Entrada YPbPr RGB2 YUV YUVO II O 1 O

Pino 46

o capacito r conectado Pino 54

WHISTR

White stretch

a este pino é responsável pelo ganho no sinal de luminância.

BCL

Beam Current Limiting

Este pino tem a função de proteger o cinescópio contra grandes correntes de feixe, isto é feito monitorando a corrente média (circuito de ABL). Primeiramente terá ação no contraste e então eventualmente no brilho.

Pino 55

BLKIN

Black Current input Vertical Guard input

Este pino tem a função de medir e controlar a de corrente de feixe (Beam current) e também de detecção da proteção de Vertical Guard.

Pino 56,57,58

RGB outputs

Os pinos 56, 57 e 58 são as saídas RGB, respectivamente. O ajuste de brilho, contraste e equilíbrio de branco são feitos pela linha 12C.

9.

Horizontal

Após ser selecionado o sinal pelo bloco de chaveamento de entradas o vídeo composto também é enviado ao bloco Hsync onde é extraído o sincronismo horizontal. O sincronismo horizontal é aplicado ao oscilador horizontal gerando o pulso de Hout em sincronismo com o sinal de vídeo composto, este sinal sai do CI TDA9570 através do pino 30 e deve excitar a saída Horizontal. Nesta etapa do circuito também estão presentes os circuitos responsáveis pelas correções de geometria da tela. A figura 10 ilustra esta etapa.

: 9-

H~::roe"'.r

"

••

UV

-li

1. ....

Hour

OEcao

voo.

~~

~OECOIG

~8V

SH1

•••• CVQS/Yfrom

Flbn/swftch ••

•• FUISO

Fig.10

Pino 59,61,66

VddA I Vddc I VddP

3.3 Volts Supplies

O CI TDA9570 possui três (3) pinos que são alimentados com 3,3V, como segue. • Pino 59 (VddA) : Alimentação Análoga (Oscilado r, ADC, Lógica digital do processador de TV). • Pino 61 (VddC) : Alimentação Digital do microprocessador. • Pino 66 (VddP) : Alimentação de todas as portas de saída do microprocessador.

Pino 9, 39

VP21VP1

8 Volt suplies

Estes pinos vão alimentar a parte analógica do processador de vídeo. A saída de Hout e as saídas RGB são desligadas quando esta fonte esta com um valor igualou inferior a 6,2V.

Pino 10

DECDIG

Digital Decoupling

Este pino desacopla a tensão da fonte digital interna ao processador de vídeo e minimiza o distúrbio nas peças análogas-sensíveis.

Pino 14

DECBG

o

Bandgap Decoupling

circuito de bandgap providencia uma tensão de referencia independente e muito estável. Esta tensão de referencia (4V) assegura um melhor desempenho para a parte análoga do processado r de vídeo. Eé utilizada em quase ,todos os blocos funcionais do circuito.

·10·

Pino 11

PH2LF

PHI-2 controlloop

O loopfilter tem a função de estabilizar horizontalmente a posição da imagem na tela.

Pino 12

PH1LF

A função do PHI-1ésincronizar

Pino 31 input

PHI-1 controlloop

a referência interna com o sinal CVBS.

FBISO

5andcastle output I flyback

Este pino é uma combinação de pino de entrada e saída. O pino fornece o pulso de sandcast/e e também funciona como entrada do pulso de f/yback. O pulso do flyback é usado para duas funções: • Entrada do sinal para a realimentação do PHI-2 . • Apagamento do RGB.

Pino 30

Horizontal drive

HOUT

Este é o pino de saída do pulso horizontal que é destinado a excitar o estagio de deflexão horizontal. Esta é uma saída do tipo coletor aberto. Existem diferentes condições da saída do pulso horizontal, são elas: 50ft start - Após o power-on e carregamento dos registros. Quando é chaveado para on através do STB. tApós a liberação da proteção de Flash no pino 11 (PHI-2).

Running

Em condição normal,45% off e 55% on no duty cycle (45% higth, 55%

low)

50ft stop

-

Disabled

Quando é chaveado para off através do STB~ Após a ser ativada a proteção contra sobre tensão EHT (pino 34). Quando a tensão da fonte de 8 Volts do pino 9 e 39 cair abaixo de 6,2V. Quando a tensão da fonte de 3,3 Volts do pino 59, 61 e 66 cair abaixo

de 2,65V.

Diretc 5top

Forçando o pino 11 (PHI-2) para nível alto é ativada a proteção de

Flash.

1o.

Vertical

Após ser selecionado o sinal pelo bloco de chaveamento de entradas, o sinal de vídeo composto segue para o bloco de separação de sincronismo vertical onde é extraído o sincronismo vertical e este é enviado ao bloco oscilador vertical (gerador de rampa vertical). O sinal do oscilador vertical é encaminhado ao bloco de correção de geometria vertical e em seguida enviado aos pinos 16 e 17 que são os pinos de saída vertical.

- , 1 -

A figura 11 ilustra esta etapa.

n •••••••••••••••••••••••••

17

••• nn ••••••••••••••••••

~

,. RoaWri, c.YUVIRas prMe.aIntIl. c••.••

tHut " •• sc.p

•• !HTO

eso te MIcr.".c

••• .,

~11 fBtSO

20 I IREI" I

121

I I

vsc

Fig.11

Pino 20

IREF

Referencecurrent

Este pino requer um resistor ligado a terra para determinar a corrente de referência no circuito gerador de rampa. A tensão neste pino é de 3,9V. Este resistor deve ser de boa qualidade no que diz respeito à temperatura e estabilidade a longo prazo, pois a mudança do valor da resistência a longo prazo devido a temperatura ou envelhecimento leva a uma mudança proporcional nos ajustes de amplitude vertical e também nos ajustes da geometria EW. Além disso a corrente de saída vertical e do circuito de EW são proporcionais a esta corrente.

Pino 21

VSC

Vertical sawtooth capacitor

Este pino requer um capacitor de 100nF ligado a terra. Este capacitor é responsável pela rampa vertical e deve ser de boa qualidade no que diz respeito a temperatura e estabilidade a longo prazo, pois a mudança do valor da capacitância a longo prazo devido a temperatura ou envelhecimento leva a uma mudança proporcional nos ajustes de amplitude vertical.

Pino 17,16

VRDA,VRDB

Vertical drive

Estes são os pinos de saída do pulso vertical que devem ser conectados ao amplificador de saída vertical, onde o pino 16 é P + V drive e o pino 17 é o - V drive.

- 12 -

·,

Pino 34

EHTO

EHTtracking, .Overvoltageprotection

Este é o pino que monitora a alta tensão e aciona a proteção de EHT quando excede um determinado nível. Quando a proteção é ativada o seguinte procedimento é executado: A saída horizontal é desligada lentamente. O televisor entra no modo standby. Após o circuito de EHT ter desligado o televisor o led standby ficará piscando indicando que em algum momento a proteção foi acionada. O circuito só apagará esta informação quando a deficiência for normalizada e o televisor for re-startado (desligado da tomada e ligado novamente).

11. Microprocessador O circuito oscilador faz parte deste bloco e é responsável por gerar base de tempo para todos os circuitos internos, FI de vídeo e Som, sincronismo Horizontal e Vertical e Decodificador de Croma. Também faz parte deste bloco o circuito gerador de caracter que gera o on screen display sincronizado com o pulso horizontal e vertical e envia o sinal na forma de RGB para o circuito de processamento e controle de YUV / RGB. Ainda neste bloco esta toda a parte de controle (microprocessadora) do CI TDA9570. A figura 12 ilustra esta etapa.

-- --

IDII'O \'DIIPO

.•...

\'DIIPO

.•...

.... ....

XTAIM

XTALGUr

Fig.12

. '3 .

-_ _a c_

ftMtI

••

"tINI"

~--------------------------------------------------------------------------------

Pino 63,64,62

XTALINIXTALOUT/OSCGNO

12MHzcrystal oscilator, ground

O oscilador a cristal opera na faixa de 12MHz e fornece sinal de referencia para os blocos internos de diferentes circuitos, um deles é o OCO (Oscilado r Digital de Cor). O cristal é colocado entre os pinos 63 e 64 do CI e os dois capacitores que são necessários são ligados do pino 63 e do 64 para o pino 62 que é o terra do oscilador.

Pino 65

Reset

PowerOn Reset( POR)

O pinó de Reset é acoplado aos circuitos interno de reset como indicado no diagrama em bloco do microprocessador. O Power on do Reset (POR) do microprocessador ocorre quando a tensão do VDDA (pino 59 - 3,3V) cai abaixo de aproximadamente 2,5V e para perceber isto existe uma comunicação entre microprocessador e processador de vídeo ..

12.

Portas 1/0 do Microprocessador

Os pinos I/O do microprocessador podem ser configurados de muitas formas. Todas as funções das portas podem ser programadas individualmente através dos registradores internos. ' Cada pino pode ser programado individualmente'emquatro configurações de saída. Os modos de saída são os descritos abaixo.

a) Opendrain Neste modo o pino pode ser utilizado como entrada ou saída. Neste modo de operação necessário um resistor externo de Pull-up. O valor da máxima tensão de alimentação para o resistor de Pull-up é de +5Volts.

é

b) Push-Pull O modo Push-Pull só pode ser utilizado como porta de saída. Os níveis de saída são O e VDDP, a tensão da fonte de alimentação das saídas é a mesma tensão que alimenta o pino 61 e é 3,3Volts.~

c) Quasi-bidirectional Esta modalidade é uma combinação entre os modos Open drain e Push-Pull. Normalmente estas portas são configuradas como Open drain e necessitam de um resistor de Pull-uppara a mesma tensão de fonte de VDDP (3,3Volts). Somente durante a transição entre nível baixo e alto a porta é comutada para operação em Push-Pull, durante um ciclo de clock, para acelerar a subida.

d) High impedance Este modo só pode ser utilizado como porta de entrada. Usando este tipo de configuração os dois transistores de saída são desligados. A figura 13 ilustra esta étapa.

- 14 -

73 lu

176 176 In

178

Iso

I.

P2,o P2.1 P2.2 P2.3 P2A P2.6

P3.0 P3.1

PWM PWMO PWM1 PWM2 PWM3 PWMC

AOC O ADC 1

P3.2 P3.3 ADC 2

ADC 3

Fig.13

Pino 5, 6

Port 0.5, 0.6

8mA sink current

Estes pinos têm as mesmas funcionalidades (mesmos 4 modos) das outras portas I/O, mas com o adicional de suportar uma corrente de até amA, podendo ser utilizado para comandar um LEO.

a pino 6 não é utilizado, Pino 71,72

mas o pino 5 é utilizado para comandar o LED Standby.

Port 1.6,1.7

12C

port

Estes duas portas são programadas como SOA (pino 72 - porta P1.7) e SCL (pino 71 porta P1.6). Estas portas estão configuradas no modo Open Orain, por isso devem ter um resisto r de Pull-up ligado a fonte de +5V.

Pino 74 ..78 Pino 73

Port 2.1 ..2.5 Port 2.0

6 bits PWM 14 bits PWM

As saídas moduladas por largura de pulso (PWM - Pulse Width Modulated) podem ser utilizadas para gerar uma tensão c.e. ajustável. Esta tensão pode ser utilizada para controle de volume ou para outra função que requeira uma tensão variável. sinal de

a

: 15 .

saída é uma onda quadrada com freqüência fixa e com a largura de pulso podendo ser variada de O a 100%.

r--- ~ ~.

A quadrada para ~~~ tensãotSC.C. é feita atrav~s de um integrador. Osconversão pinos 73, da 75, onda não são utilizados. O pino 74 é utilizado somente em televisores estéreo como controle de volume. Os pinos 76 e 77 são utilizados somente em televisores estéreo como CTR2 e CTR1. O pino 78 tem a função de chave SERVICE (utilizada para entrar no modo de serviço).

Pino 80, 1..3

Port 3.0..3.3

ADC input

São pinos de entrada para o converso r análogo para digital. O pino 80 e o pino 1 são utilizados como entrada do sinal analógico do teclado de funções. O pino 2 não é utilizado. O pino 3 é utilizado como controle da chave da fonte de 9V.

Pino 67, 69

Port 1.01 Port 1.2

Interrupt O,1

O pino 67 é utilizado como comando do pino WP da memória (Write Protect). O pino 69 é utilizado como entrada de sinal do senso r do controle remoto.

Pino 68,70

Port 1.11 Port 1.3

Timer external input O,1

Quando configuradas como temporizador estas portas podem fornecer uma amostra da freqüência do cristal de 12MHz. A amostra é a divisão do c10ck em 12 vezes. O pino 68 e 70 não são utilizados.

13.

Alimentações, Terras e Desacoplamento

Pino 59,61, 66

VddA 1 Vddc 1 VddP

3.3Volt Supplies

O TDA9570 possui três pinos de alimentação ligados a fonte de 3.3Volts. Suas funções são: Pino 59 (VddA) : Alimentação análoga (Oscilador, Converso r Digital Analógico, Lógica digital do processador TV). Pino 61 (VddC): Alimentação Digital do microprocessador. Pino 66 (VddP) : Alimentação para todas as portas de saída do microprocessador. Tanto em Power on quanto em Standby todos estas alimentações devem estar presentes.

Pino 9, 39

VP21VP1

8 Volt supplies

Estes pinos recebem alimentação para toda a parte análoga do processador de vídeo. O consumo de corrente é dividido igualmente entre os dois pinos. Se esta tensão cair abaixo de 6,2Volts o CI para de fornecer a saídas Hout e RGB.

- 16·

,----~--~-------------------------------------~------------------------------------

Pino 4, 7, Pino 13, 25, 41, 43

VssC/P, VssA GND3/ GND2/ GND

Ground microprocessor Ground vídeoprocessor

O CI TDA9570 possui seis (6) pinos que são Terra, como segue. • Pino 4 (VssC/P) : Terra Digital do microprocessador e periférico. • Pino 7 (VssA) : Terra da parte análoga do microprocessador processador de TV. • Pino 13 (GND3) : Terra análogo 3 do vídeoprocessador. • Pino 25 (GND2) : Terra análogo 2 do vídeoprocessador. • Pino 41, 43 (GND) : Terra análogo do vídeoprocessador.

Pino 62

OSDGND

e terra digital do

Ground microprocessor

Este deve ser utilizado somente como terra dos dois capacitores do oscilador do microprocessador. Nenhum outro componente deve conectado a este pino.

Pino 10

DECDIG

Digital Decoupling

Este pino desacopla a tensão da fonte digital interna do processador de vídeo e minimiza o distúrbio às peças análogas sensíveis.

Pino 14

DECBG

Bandgap Decoupling

O circuito de Bandgap fornece uma tensão de referência muito estável e independente da temperatura. Esta tensão de referência assegura um perfeito desempenho da parte analógica do processador de vídeo e é utilizada em quase todos os blocos funcionais do circuito.

Todos os Pinos,

Pin protection for ESD

Todos os pinos do CI possuem dois diodos para proteção contra ESD, um ligado a alimentação e outro ligado a terra. Em operação normal ou em falta de fornecimento de alimentação os diodos não podem conduzir. Interno A figura 14 ilustra a proteção ESD. Fonte

Terra

Il~la.cu.. Fig.14

--

Pino X ~

- 17·

"

Pino 4,7, Pino 13, 25, 41, 43

VssC/P, VssA GND3/ GND2/ GND

Ground microprocessor Ground vídeoprocessor

O CI TDA9570 possui seis (6) pinos que são Terra, como segue. • Pino 4 (VssC/P) : Terra Digital do microprocessador e periférico. • Pino 7 (VssA) : Terra da parte análoga do microprocessador processador de TV. • Pino 13 (GND3) : Terra análogo 3 do vídeoprocessador. • Pino 25 (GND2) : Terra análogo 2 do vídeoprocessador. • Pino 41,43 (GND) : Terra análogo do vídeoprocessador.

Pino 62

OSDGND

e terra digital do

Ground microprocessor

Este deve ser utilizado somente como terra dos dois capacitores do oscilador do microprocessador. Nenhum outro componente deve conectado a este pino.

Pino 10

DECDIG

Digital Decoupling

Este pino desacopla a tensão da fonte digital interna do processador de vídeo e minimiza o distúrbio às peças análogas sensíveis.

Pino 14

DECBG

Bandgap Decoupling

O circuito de Bandgap fornece uma tensão de referência muito estável e independente da temperatura. Esta tensão de referência assegura um perfeito desempenho da parte analógica do processador de vídeo e é utilizada em quase todos os blocos funcionais do circuito.

Todos os Pinos,

Pin protection for ESD

Todos os pinos do CI possuem dois diodos para proteção contra ESD, um ligado a alimentação e outro ligado a terra. Em operação normal ou em falta de fornecimento de alimentação os diodos não podem conduzir. A figura 14 ilustra a proteção ESD. Interno Fonte

Terra

-Il~I;~u., Fig.14

Pino X H

- 17·

CVBSTD PO.5 5

Oecoder

TO P1.1

INTO P1.2

T1 P1.3

SCL P1.6

.

SOA P1.7

""'"

.1:;1.

16

= Rosd Dlsplay Generator

Unlt

CSO trom sync

P1.o

t:=' .....

HDISPO VDISPO trom sync VDISPO trom sync

Data

INT1

PO.6

·Gosd Bosd

lJCl

..,

toYUV/RGB Processlng & Control

= a =

ã

t:=

= r') = fI.l

3: õ'

a 'tl ..,

" o CD

c:o

'" '" l»

C. o .., Program

Maln

Auxlllary RAM

RAM

2.25kB

256kB

M.mory

8OC51

32kB--66kB

CPU

Olsplay

RAM 1,25kB

FREfto IF vld.o & sound HV sync. Oecoder

port 2 drlv.rs 2V

oscllator

79

60

Sync_lllter

VPE

62

63

64

OSCGND

VSSA

XTALIN

XTALOUT

66

59

RESET

VDDA

73

174

175

76177

178

P2.0 P2.1 P2.2 P2.3 P2.4 P2.5 PWM PWMOPWM1 PWM2 PWM3 PWM4

80 P3.0 P3.1 ADC O AOC 1

2

3

P3.2 P3.3 ADC 2 ADC 3

DECSDEM IFOUTISVO 38

H

SNDPLL

===26

32

•• Iected eves from Fittersl,witch ••

LOCK

MA

FMWIFML

MB

18 IFINl

:!!

33uAUDEEM

-Í)-1f1N2019

I

c. ••

<.D

Si c. •• O ••

FMUMHz

~ c. Õ·

48

+idB

AUDOUT

SIFAGC -71dB

AUDI03

AUDI02

'Ü" AGCl

I .' AGCO 4AI3.8 I28. MHz +uv Fitt.rsI,wltchu

I

SNDIF/REFO

27.

AVL AOX2;AOX3 1'~

REFOrrom 28. AOX2 AOX2

Y from YW I RGB

proc.s.inl + control

CVBS/Y to HV syné & mlcroproc ••• or

no

bl.n"lt

FCO

(automod. )

CM3 ••CMO

IDN

SOY

Ylntto proCe; ••

YUV/RGB

lnl &

control HI2

HUE, CM3 •. CMO

•••

Chrom.

Tunlngtlbr

REFO

(PAL

I NTSC

l

lowVoltag.

...........•••...•

-

.............

H-out

ru<:

II '.J L ---I :j ----t)

.

Slow tSI::}1 ..... r::L-.. I 9,39 STBCI'!.D2.1N 10.1••_1.4 ~r-<3.IN Stop

Hout

510""'" 1• 10 .V

VODA

L---J

* DECDIG -I 8V DECBG

~u~

H

HOUT

~

I

~6.IN

VSD

Hsync

cn

:i' () a ::l ür

r\:f'0

3o

-

x < +

G)

o CD

=u FSI

SNl

I

SNO

CVBS/vrrom Flltoro/_h

T

1",,1

RGBblonk2 to YUVI RGB

XDT IJov.rvoltaa~XPR

(du.to •• lnl VORA & SBl control &VX) lIenerator Iproce.J.Wtooth w Iu•• VORB H-out Slow Stop

I

~I

RGBblonk3 to YUV/RGB

16

proc ••• lng

EHTQ

••

3

li:L III

CSQ to mlcroproc ••• or

11

31

===I FBISO

20 IREF

21

I

VSC

&

control

17

50 INSSW2

Rce

R2/Pr/Vin

RO

00

B2/Pb/Uin

DO

a" •• '" '"

N

3••

~ o ••

VI. Filter./awitches

transf.rflltio

"o

~ a ii' a. ••

Da.

~

PWI.

&

;u (õ) DI

:J

G2/Y/Yin

"'li

N

bluk t. 2.

whjte stretch

~ WSl.WSO

46 WHSTR

T

5. DClIN

55 DlKlNI vertico.lguard

r

15.

Tabela de Tensões

~-~~ ~aw .•.......

:_~~f ~i~

~m~

-"-'--'~----'l~~V ----.----------,-

3 4

..--.-.--..-... --'--4Y-TDv --.-.oo

.._._

. .• __

43 44 45 46

______

.• --

47 48 49 50

i ov - ON / 3,45V - standb>-: I ov -Terra

.::....

5 14,04 - ON / OV - standbl 6 iNC 7 I ov - Terra 8 12,29V 9 17,98V 10 14,97V 11 12,56V 12 13,89V 13 lov ~3,98V 15 OV

---.-.-

.• --

= ~~ l%%~}-----------'18 1,86V __

!2.. 1,85~ ~3,84V ~ 3,75V

I OV - Terra

41

._.

.., .,

OV i--

Terra 3,3V ! 1,52V 13,53V I i

_I-

NÇ ,3,45V INC I 15mV

51 52 53 54 55 56 57 58 59

12,52V 12,52V !2,52V 11,nV 17,73V ! 2,84V 12,83V 12,69V 13,55V

61

13,55V

... ._._._ ..__

.

.- ..--~:=:=:= . ---.-

* ABL * BC * ROUT * GOUT * BOUT

'-6ü-rov ___~_Iov

--~~-=1~~~'---"---------OO' 24 25 -26 27 28 ------.--. 29

NC OV -Terra 2,23V NC NC NC

-

----

__ ~~ __ ~::~~ :~~~~~o:~ont~~~~~\:.r\! ~2,33V 33 12,97V 35 36 38 37

34 --39 I40 3V

NC 10,27V 3,74V 8V i2,44V 11,71V* EHT

63 64

11,68V * Clock 11,76V * Clock

65 lov 6613,56v 67 14,98V

.

68 69 70

I NC __' I 4,91 V * Entrada do CR INC

~;

I ~~;;

73

INC

*CS~ A ~ ~

._.

.

.. ..__ .__ ._

~~~\\~:)~~~.'1~~ ~:

d~ ~

;;j-TV-E-s-té-re-o---o-V---V-O-l.--M-i-n-./-4-,9-V---V-o-l-. M-áx-. I TV Mono - NC ~.--.i Iit"\l 75 INC 76 i TV Mono - NC / ST - Verificar tabela ---I TV Mono - NC / ST - VenficM tabela 77 i 3,57 * Service 78 79 iNC 80 13,57V

- 23 ..

8t:~,

~

15.1 Tabela verdade ~PINO

o

''76 ...

,

-77 .

ANTENA -

-.- o

...,..."..

VERDADE

16.

NtVEL LOGICO

o

I

[-..-

I

I

I

I

o

..........................•............................

AVI

,

AV2

Descrição dos Terminais

.. 24 ..

.

17.

Menu de Serviço

17.1 Como Entrar no MENU DE SEVIÇO a) b)

Conecte o pino 78 do IC101 (TDA9570H) para terra durante +/- 5 segundos. Após este procedimento irá aparecer na tela os seguintes caracteres:

OOOD AFC: in High 01 HSh

Service mode

45

V5.12 28/05/02 (00

_-_

63)

Onde: OOOD - Indica quantas horas o aparelho ficou ligado durante sua vida (não conta fração de horas). Service mode -Indica que o aparelho esta no modo de serviço. V5.12 - Indica a versão do software. AFC: - Indica o nível de ajuste do AFC. 01 -Indica a posição do registrador. HSh - Indica o nome do registrador. 45 - Indica o valor em que o registrador esta ajustado. ( 00 _ 63 ) - Indica o range de atuação do registrador. c) Selecione as opções de ajustes, pressionando a tecla CH • ou CHT no painel frontal ou no controle remoto do televisor. d) Ajuste o a opção selecionada, pressionando a tecla VOL ~ ou VOL~ frontal ou no controle remoto do televisor. Onde:

e)

VOL ~ - incrementa os registradores (MÀX). VOL~ - decrementa os registradores (M1N). Para sair do MENU DE SERVIÇO, use a tecla OSD/OUT do controle remoto.

17.2 Descrição dos REGISTRADORES

- 26-

no painel

32 __ __

~

_ ... ... _ .._ ... _ ... _ ..

...

---

--

..

33 ------

'••m ••__ •••••••••••••••

35 36 37

o - 6~_.._j ..~juste d~~ala.!!~~.!!~-=branco - Ver~~ __._

- -

34 --.--

,

..

'

. __..

.132 .__._.._.._

~~~ij~~~~~~~~~

-

•••_•••••••••m •••

._-t~ ==t-~~i=:E~~~~~~=======~-Foo~~-.~~:= CDcO

00 - 15

I

Decoder de cores O

I SynO I Synl

rOO:-u?::'i I 00 - 63 ...J

Defl II, VIFO

j, 00 00

,

255 1 -- 255-1

! VIFl ! SNDO

I 00 I 00 I 00 00

- 255 ! • 255 ! • 255-j Controle O - 255 j-.-.I Controle ..- -1 --

!:

: ~~

I CTLO : CTLl

47 48

;

:~

I

.99

I VSD

~;:y

"

1

I

I 08

- -

-.---.-.--- ..-..-

~!:~~

- -

de s~~~~~t~~·~~!~~~~_··_··_~··_·········_····· ..·······... ~

- -1.-.. I 00 --.--- --.

I

~i-----

-~I~~~i~~.~~I~ 00 - 00

! Ajuste do screen

00

17.3 Considerações

...27 ..

~~ Valor

_____ º _ ..__ } .. __

.~

~iti.iI~lí{!.f$

Função .J..Quando o pino MA~.!!~Seleto!:~sta at~rt:.ado· .__.. JÇuando oeino MAS_r!oseleto!"_est~ab~rto. __ .. . _ _..__.. 1Q!1.~ndo0J~ino MA~_c:l~_~~.~e.!~~. es~ __ c~!!!J.!~!~ent!:~-º~~y...~_º:~y.: ..... i Quando o pino MAS do seletor esta lie:ado a +SV. m



_m_

mmm

•••••

_

m ••__ •

m ••__ •••_

__ m_._ ..

3

Rtiislra(J,õ'i;

a) Pressione a tecla VOL ~ ou VOL .•••para acessar o registro. b) Ajuste o potenciômetro de screen localizado no Fly back, até que a linha horizontal fique ligeiramente visível no centro da tela. c) Pressione a tecla CH .• ou CHT nara sair do recistro.

18. FORMAS DE ONDAS 18.1

Saída Vertical

Pino 16 do IC101 Amplitude - 1.66Vpp Freqüência - 60Hz

Pino 17 do IC101 Amplitude - 1.66Vpp Freqüência - 60Hz

..28-

••,

18.2 Saída Horizontal (Hout)

Coletor de 0401 Amplitude - 98,50Vpp Freqüência - 15750Hz

Pino 30 do IC101 (HOUT) Amplitude - 3Vpp Freqüência - 15750Hz

Base do 0402 ( Hout) Amplitude - 10Vpp Freqüência - 15750Hz

- 29-

18.3 Sincronismo Horizontal ( HsINd

Pino 31 do IC101 (HslNe) Amplitude - 5,56Vpp Freqüência - 15750Hz

18.4 Sinal de vídeo composto

Pino 38 do IC101 (Vídeo composto) Amplitude - 2,23Vpp

Pino 40 do IC101 (Vídeo composto) Amplitude - O,95Vpp

18.5 BLK Current

Pino 55 do IC101 (BLK CURRENT) Amplitude - 3,89Vpp

- 30-

18.6 Saída RGB

Pino 56 do IC101 (Rour) Amplitude - 2, 42 Vpp

Pino 57 do IC101 (GOUT) Amplitude - 2, 16Vpp

Pino 58 do IC101 (BOUT) Amplitude - 2, 32Vpp

18.7 Oscilado r

Pino 63 do IC101 (XTAL1N) Amplitude - 1,74V Freqüência -12MHz

Pino 64 do IC101 (XT A Lour) Amplitude - 2, 82Vpp Freqüência - 12MHz

- 3.1 -

18.8 Sinal de data (SDA) e clock (SCL)

Pino 71 do IC101 (SCL) Amplitude - 4,7Vpp

Pino 72 do IC101 (SDA) Amplitude - 4,7Vpp

18.9 Controle de volume

Pino 74 do IC101 (Controle de Volume) PWM - Amplitude - 3,92Vpp

- 32-

18.10 Condições de medições • Entrada de sinal Canal 3

• Tipo de sinal Barras coloridas

• Fonte de sinal Gerador Diatron modelo GB -52

• Ajuste de Imagem Ajuste Padrão: • Brilho • Contraste • Cor • Matiz • DSC • Volume

.

32

. . . . .

63

32 32 ligado 16

19. Fonte de Alimentação A fonte de alimentação é do tipo PWM ( Modulação por Largura de Pulso ). Esta fonte de alimentação é dividida em dois estágios isolados. • Primário - Entrada da Rede de alimentação. • Secundário - Circuito que esta conectado após o transformador.

19.1 Diagrama em Bloco da Fonte

b t:.

~ <j, 4 J..

ENTRADA DA

REDE AC

TRANSFORMADOR SAlDA FILTRO SNUBBER GRAMPEADOR

ªllê

DE SAlDA

CONTROLE

DA FONTE (PWM)

CHAVEAMENTO AMPLIFICADOR

DE FOTÓ ACOPLACOR

- 33 -

ERRO

,

i l i

~~ .c, . . I·

,.;

t..

~.~ ..

~ ~~--~-'

I"

,.'.,

l

t

.,':J\t';:~< ~'

••..-<;.

CCE da Amazônia ~

l

SI A

DECAT - Departamento Central de Assistência Técnica Setor de Literatura e Treinamento Técnico

'~~-.'~_~:'7 \.

,'<

Related Documents

Monografico Uoc
November 2019 16
Uoc Tda9570h_n1
November 2019 6
Cong Uoc Vien 1980
November 2019 14
Cong Uoc Hamburg 1978
November 2019 11
Uoc Dinh (viet Ver)
November 2019 2
Cong Uoc Paris
July 2020 14